您好,欢迎来到华佗小知识。
搜索
您的当前位置:首页计算机组成原理存储器实验报告

计算机组成原理存储器实验报告

来源:华佗小知识


福建农林大学计算机与信息学院信息工程类实验报告

级 2007专业: 系: 年级:计算机系计算机科学与技术 计算机组成原理 实验课程: 姓名: 学号: 日月11 2009实验设备号: 1 实验时间:年5实验室号:__

成绩:指导教师签字:

存储器实验实验二

.实验目的和要求1 RAM工作特性。1.掌握静态随机存储器 RAM的数据读写方法。2.

掌握静态随机存储器 2.实验原理实验中的双端口静态存储所示,2-1实验所用的半导体双端口静态存储器电路原理如图)和控-I/O-A)、数据线(I/O器的左端口和右端口,它们分别具有各自的地址线(A结构图。在实验系统的大多数实中的7130)。它的结构参考附录制线

7900

(R/W,CE,OE,BUSY1控制线,使用方法与通用的单端口静态存该芯片仅使用了右端口的数据线、地址线、验中,右端口数本节实验中左、储器相同;在做与流水相关的实验中同时用到了它的左、右端口。LI08LI01—)给出。地址灯据线接至数据总线,左、右端口地址由地址锁存器(74LS273)连至数据总74LS245与地址总线相连,显示地址内容。输入单元的数据开关经一三态门( 线,分别给出地址和数据。

2-1 图存储器实验原理

地址总线为8位,接入IDT7130的地址AL7—AL0与AR0—AR7,将IDT7130的高两位AR8-AR9接地,所以其实际容量为256字节。IDT7130两个端口分别有三个的控制线,如右边有:CER(右端口片选线)、OER(右端口读线)、R/WR(右端口写线)。本实验中将左、右

端口的读线OER常接地,在此情况下,当CER=0、R/WR=0时进行右端口写操作,CER=0、R/WR=1时进行右端口读操作,其写时间与T3脉冲宽度一致。原理图中右端口的地址线AR8—AR9接地,其访问实际容量为256字节。同时由于左端口的写信号R/WL常接地=高电平,所以左端口的写功能了,故实验时输入数据从右端口写入,从左端口读出。实验时,将T3脉冲接至实验板上时序电路模块的TS3相应插针中,其它电平控制信号由开关单元的二进制开关给出,其中SW_G为低电平有效,LDAR为高电平有效。

3.主要仪器设备(实验用的软硬件环境)

ZY15Comp12BB计算机组成原理教学实验箱一台,排线若干。

4.操作方法与实验步骤

1.形成时钟脉冲信号T3,具体接线方法和操作步骤如下: ① 将S信号单元中的TS3和T3用排线相连。

② 将控制台单元中的两个二进制开关 “SP03”设置为“STEP”状态、“SP04”设置为“RUN”状态(当“SP03”开关设置为“RUN”状态、“SP04”开关设置为“RUN”状态时,每按动一次触动开关START,则T3的输出为连续的方波信号。当“SP03”开关设置为“STEP”状态、“SP04”开关设置为“RUN”状态时,每按动一次触动开关START,则T3输出一个单脉冲,其脉冲宽度与连续方式相同。)

2.按图3-2连接实验线路,仔细检查无误后接通电源。(图中箭头表示需要接线的地方,接总线和控制信号时要注意高低位一一对应,可用彩排线的颜色来进行区分)

图3-2 存储器实验接线图

3.从右端口给存储器的00、01、02、03、04地址单元中分别写入数据11、22、33、44、55,具体操作步骤如下:(以向00号单元写入11为例)

首先使各个控制电平的初始状态为:SW_G=1,CE=1,WE=1,LDAR=0,CLR= l→0→1,并将控制台单元的开关SP05打在“NORM”状态,然后按下面框图所示步骤进行操作来完成数据的写入。图中方括号中的控制电平变化要按照从上到下的顺序来进行,其中T3的正脉冲是通过按动一次控制台单元的触动开关START来产生的,而WE_R的负脉冲则是通过让开关单元的WE开关做l→0→1变化来产生的。

4.从左端口依次读出第00、01、02、03、04号单元中的内容,在数据总线单元的指示灯上进行显示,观察上述各单元中的内容是否与前面写入的一致。具体操作步骤如下:(以从00号单元读出11数据为例)

其中地址寄存器AR的值在地址总线单元的指示灯上显示,双端口RAM相应单元的值从左端口读出,在数据单元的指示灯上显示。

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- huatuo0.cn 版权所有 湘ICP备2023017654号-2

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务