您好,欢迎来到华佗小知识。
搜索
您的当前位置:首页24小时数字钟的设计与仿真项目报告

24小时数字钟的设计与仿真项目报告

来源:华佗小知识
24小时数字钟的设计与仿真项目报告

一. 实训项目任务与要求

应用所学数字电路知识,熟练应用中小规模集成电路,完成24小时数字钟的设计与仿真。具体功能如下:应用数码管分别显示十分秒。

二. 电路框图

2 3 5 9 5 9 BCD码 BCD码 译码器 译码器 BCD码 译码器 BCD码 译码器 BCD码 译码器 BCD码 译码器 时计数时计数分计数 分计数 秒计数 秒计数器十位 器个位 器十位 器个位 器十位 器个位 60Hz 60HZ交流 整波电路 60分频计数器个 60分频计数器十 1HZ 校时电路 报时电路

三.芯片资料

1.74LS160功能简介

U13456710912ABCDENPENT~LOAD~CLRCLKQAQBQCQDRCO141312111574LS160D

CLK是脉冲输入端;RCO是进位信号输出端,ENP和ENT是计数器工作状态端;CLR是异步清零端;LOAD是置数端;VCC接正电源;GND接地;A~D是数据输入端;QA~QD是计数器状态输入端,电源电压5V。其状态表如下所示:

输 入 CLR 0 1 1 1 1 LD x 0 1 1 1 2.74LS48

采用7448七段译码器。其中A,B,C,D——BCD码输出端;Qa,Qb,Qc,Qd,Qe,Qf,Qg——译码输出端,输出“0”有效,用来驱动共阴极LED数码管;LT——测试输入端,LT=“0”时,译码输出全为“1”;BI(RBO)——灭灯输入端;RBI是灭零输入端。其引脚图如下:

ENT x x 1 0 x ENP x x 1 x 0 CLK x ↑ ↑ x x A B C D QAn+1 输 出 QBn+1 QCn+1 QDn+1 CO 0 0 注 清零 置数 x x x x 0 0 0 0 a b c d a b c d x x x x 计 数 x x x x x x x x 保 持 保 持 U27126354ABCD~LT~RBI~BI/RBOOAOBOCODOEOFOG1312111091514

1

74LS48D

四. 电路分析

利用74ls160计数功能实现24小时数字钟的显示。计数器的输出端QA~QD接入译码器进行翻译,显示相应的数字。显示电路用了DCD-HEX显示器,能显示出完整的数据。若将“时”、“分”、“秒”计数器的每位输出分别接到相应去七段译码器的输入端,便可进行不同数字的显示。

五. 仿真电路

1.24同步

2. 60同步 60异步

2

100同步

3

100异步

总图

4

5

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- huatuo0.cn 版权所有 湘ICP备2023017654号-2

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务